Институт проблем информатики Российской Академии наук
Институт проблем информатики Российской Академии наук
Российская Академия наук

Институт проблем информатики Российской Академии наук



ПРОГРАММА РАБОТЫ СЕКЦИИ

АРХИТЕКТУРА, СИСТЕМНЫЕ РЕШЕНИЯ И ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ ВЫЧИСЛИТЕЛЬНЫХ КОМПЛЕКСОВ И СЕТЕЙ НОВЫХ ПОКОЛЕНИЙ



22 апреля 2005 г., пятница.

Заседание 1 (под председательством В.С.Бурцева)
Начало в 9:30

Доклад время
1. Возможности расширения использования принципа Data Flow в универсальных вычислительных системах.
Бурцев В.С.
9:30 - 10:00
2. Организация запуска потоковых программ в сервере на базе вычислительного комплекса с автоматическим распределением ресурсов.
Ширай А.Е.
10:00 - 10:20
3. Реализация сервера вычислений на базе системы с автоматическим распределением ресурсов.
Петрищев Д.В.
10:20 - 10:40
4. Представление структур данных в вычислительной системе, управляемой потоком данных.
Левченко Н.Н.
10:40 - 11:00
Перерыв 11:00 - 11:15
5. Вопросы аппаратно-программной реализации условных конструкций в вычислительной системе, управляемой потоком данных.
Левченко Н.Н., Окунев А.С.
11:15 - 11:35
6. Особенности функционирования памяти совпадений в структуре вычислительной системы с автоматическим распределением ресурсов.
Чумаченко Г.О.
11:35 - 11:55
7. Возможности использования IP-сопроцессора фирмы IDT в качестве памяти совпадений при макетировании вычислительной системы, управляемой потоком данных.
Окунев А.С.
11:55 - 12:15
Перерыв 12:15 - 12:30
8. Проблемы сопряжения ХОСТ-машины с вычислительной системой с автоматическим распределением ресурсов посредством интерфейса PCI-Express.
Хлыстов К.В.
12:30 - 12:50
9. Проблемы аппаратной реализации исполнительного устройства макета вычислительной системы с автоматическим распределением ресурсов на базе программируемых логических микросхем.
Градов Е.С.
12:50 - 13:10
10. Вопросы построения коммутационной среды макета вычислительной системы с автоматическим распределением ресурсов с применением ПЛИС.
Янкевич Е.А.
13:10 - 13:30

Заседание 2. (под председательством Ю.А.Степченкова)
Начало в 14:30

Доклад время
11. Сравнительный анализ самосинхронного и синхронного вариантов реализации ядра микроконтроллера на БМК.
Степченков Ю.А., Дьяченко Ю.Г., Петрухин В.С.
14:30 - 15:00
12. Функциональный подход в разработке самосинхронных схем.
Плеханов Л.П.
15:00 - 15:30
13. Система тестирования для программных моделей микропроцессоров.
Замковец С.В., Захаров В.Н.
15:30 - 16:00
14. Частично упорядоченное время, недетерминизм поведения и проблема отказоустойчивости приложений.
Захаров В.Н., Козмидиади В.А.
16:00 - 16:30
15. Рекуррентная архитектура для речевых приложений.
Степченков Ю.А.
16:30 - 17:00